Hersteller
7-bit, Polen
Datum
2018
Amiga
A500
Schnittstelle
68000-Steckplatz
    Prozessor
  • stellt einen PLCC68-CPU-Sockel bereit, CPU ist nicht im Lieferumfang enthalten
  • kompatible CPUs: 68000 / 68HC000 / 68010 @ 7, 12, 14, 16, 25, 28, 33, 42 oder 50 MHz
  • empfohlener CPU-Typ: MC68HC000
    Speicher
  • Erweiterung bietet bis zu 12 MB FastRAM
  • ein 72-pol. SIMM-Sockel akzeptiert Module mit 1 - 128 MB
  • unterstützter SIMM-Typ: FPM- oder EDO-PS/2-SIMM, ein- oder doppelseitig, 50-60 ns
    IDE-Controller
  • A600-kompatibler IDE-Controller
  • 1× 44-polige IDE-Stiftleiste zum Anschluss von 2.5"-Festplatten
  • IDE-Übertragungsraten: 6.3 MB/s (mit IdeFix97 6.7 MB/s)
  • benötigt Kickstart ≥v2.05 (37.350), empfohlen wird Kickstart v3.1
    Hinweise
  • im Vergleich zur Vor-Revision Wicher 500i (Ex), bietet diese Revision mehr RAM, zus. RAM-Optionen und eine schnellere IDE-Schnittstelle
  • RTC-Uhr und NVRAM-Speicher
  • Installation von SPI-Erweiterungen möglich, z.B. RTC-, Ethernet-, MP3-Codec- oder SD-Card-Module
  • Installation in den 68000-Sockel
  • Boot-Menü, verwendet für Konfiguration und Statusanzeige, wird durch Gedrückthalten der linken Maustaste beim Start geöffnet
  • Optionen im Boot-Menü:
    • Einstellung CPU-Takt
    • Aktivierung und Konfiguration RAM (Größe, Timing, RAS)
    • (de)aktivieren 1.5 MB Trapdoor-RAM ($C00000)
    • (de)aktivieren 1.5 MB A0 RAM ($A00000)
    • (de)aktivieren Kickstart-RAM ($E00000 und $F00000)
    • IDE-Schnittstelle (de)aktivieren
    • SPI-Schnittstelle (de)aktivieren
    • Anzeige Versionsinformationen
  • Jumper-Verbindungen müssen von SV1 zu zwei Chips auf dem Mainboard hergestellt werden
    • INT2: Verbindung zu Odd CIA (A) Pin 21 (Position U7)
    • OVR: Verbindung zu Gary Pin 26 (Position U5)
  • bei höheren Taktfrequenzen > 28 MHz funktionieren einige SIMM-Module möglicherweise nicht
  • im Boot-Menü gibt es eine experimentelle Funktion für RAM-Module von 16 bis 128 MB